Mécanisme technique et logique de mise en œuvre du signal de retour d'état interne d'un régulateur de tension à large plage
En conception de circuits, la surveillance précise de la tension de sortie est fondamentale pour la commande logique. Face à d'importantes fluctuations de tension d'entrée, le stabilisateur à large plage pour courant alternatif intègre un système sophistiqué de rapport d'état. Ce signal logique, appelé PG (Power Good), reflète directement la précision réelle de la conversion courant-tension du dispositif et constitue un élément technique indispensable à la synchronisation du système.
Composition matérielle du circuit de surveillance du régulateur à large plage
Lors de la mise sous tension du système, le module de surveillance interne échantillonne la sortie en temps réel. La source de tension de référence intégrée et le réseau de rétroaction du diviseur de tension fonctionnent de concert pour fournir la tension échantillonnée à l'entrée du comparateur rapide. Lorsque la tension de sortie atteint 90 % à 95 % de la valeur nominale prédéfinie, le circuit logique subit une transition d'état. Ce processus physique est entièrement automatisé et ne nécessite aucune intervention extérieure ; il est déclenché de manière totalement autonome par la logique de comparaison matérielle interne de la puce.
Détails de conception de la fenêtre pour les seuils de jugement du signal
Dans l'architecture logique du régulateur à large plage, la broche PG utilise généralement une structure à drain ouvert. Cette conception permet la synchronisation de signaux logiques provenant de différents domaines de tension.
Fonctionnement de la logique à hystérésis du comparateur
En fonctionnement, l'entrée non inverseuse du comparateur reçoit une tension de rétroaction pondérée, tandis que l'entrée inverseuse est connectée à une référence interne de haute précision. Afin d'éviter les oscillations parasites aux transitions de seuil, une tension d'hystérésis est intégrée au circuit.
Déclenchement au seuil bas : Lorsque la tension passe de zéro à la plage nominale, le transistor est bloqué et un niveau haut est généré en sortie via une résistance de rappel externe.
Réponse au seuil haut : Si la tension de sortie dépasse le seuil de sécurité en raison d'un décalage anormal, la logique interne active rapidement le transistor.
Gestion du délai de réponse : Le système intègre un temporisateur anti-rebond de l'ordre de la microseconde pour identifier et éliminer les perturbations de tension transitoires.
Définition du niveau de la sortie logique du régulateur à large plage
Le point de transition d'état logique est verrouillé avec précision dans la plage de régulation prédéfinie. Lorsque le régulateur à large plage détecte une puissance de sortie suffisante et stable, le signal PG reste à l'état de haute impédance, maintenu à ce niveau par un circuit externe. Dès qu'une chute de tension de sortie est détectée, ce signal est immédiatement ramené à la masse. Cette simple variation de niveau fournit un signal de démarrage clair au microprocesseur suivant.

English
Русский
Português
Español
اللغة العربية






